社长致辞
企业简介
组织机构
海外合作
企业荣誉
社务委员会
纸质书
电子书
在线课程
计算机与信息分社
理工分社
经管人文分社
外语分社
音像电子与数字出版分社
职业教育分社
生命科学与医学分社
基础教育分社
学术出版中心
第五事业部
第八事业部
读者服务
欢迎投稿
院系/图书馆服务
经销商服务
版权贸易
人才招聘
授权书查询
目录
第1章数字系统与编码
1.1数字系统中的进位制
1.1.1数制
1.1.2数制转换
1.2数字系统中的编码
1.2.1带符号数的代码表示
1.2.2十进制数的二进制编码
1.2.3可靠性编码
1.2.4字符编码
1.3小结
1.4习题与思考题
第2章门电路
2.1数字信号基础
2.1.1脉冲信号
2.1.2逻辑电平与正、负逻辑
2.2半导体器件的开关特性
2.2.1二极管的开关特性
2.2.2三极管的开关特性
2.2.3MOS管的开关特性
2.3基本逻辑门电路
2.3.1与门、或门和非门
2.3.2复合门
2.3.3三态门与传输门
2.4TTL集成门电路
2.4.1数字集成电路的分类
2.4.2TTL与非门
2.4.3集电极开路的与非门
2.4.4TTL门电路的使用注意事项
2.5CMOS集成门电路
2.5.1CMOS非门
2.5.2CMOS与非门
2.5.3CMOS或非门
2.5.4CMOS三态门
2.5.5CMOS门电路的特点与使用注意事项
2.6TTL电路与CMOS电路之间的接口电路
2.6.1三极管组成的接口电路
2.6.2其他接口电路
2.7小结
2.8习题与思考题
数字逻辑电路设计(第4版·微课视频版)
第3章组合逻辑的分析与设计
3.1逻辑代数基础
3.1.1逻辑变量及基本逻辑运算
3.1.2逻辑代数的基本公式、定理与规则
3.1.3逻辑函数及其表达式
3.2逻辑函数的化简
3.2.1代数化简法
3.2.2卡诺图化简法
3.2.3列表化简法
3.2.4逻辑函数化简中的两个实际问题
3.3组合逻辑电路的分析
3.3.1组合逻辑电路分析的一般方法
3.3.2组合逻辑电路分析举例
3.4组合逻辑电路的设计
3.4.1组合逻辑电路设计的一般方法
3.4.2组合逻辑电路设计中应考虑的问题
3.5VHDL描述基础
3.5.1VHDL概述
3.5.2VHDL描述的基本结构
3.5.3VHDL的标识符和保留字
3.6组合逻辑电路设计举例
3.6.1半加器和全加器的设计
3.6.2BCD码编码器和七段显示译码器的设计
3.6.3代码转换器的设计
3.7组合逻辑电路中的竞争与险象
3.7.1竞争与险象的产生
3.7.2险象的分类
3.7.3险象的判断
3.7.4险象的消除
3.8小结
3.9习题与思考题
第4章触发器
4.1双稳态触发器
4.1.1RS触发器
4.1.2JK触发器
4.1.3D触发器
4.1.4T触发器
4.1.5触发器的时间参数
4.2单稳态触发器
4.3多谐振荡器
4.3.1RC环形多谐振荡器
4.3.2石英晶体构成的多谐振荡器
4.4施密特触发器
4.5小结
4.6习题与思考题
第5章时序逻辑的分析与设计
5.1时序逻辑电路的结构与类型
5.1.1Mealy型电路
5.1.2Moore型电路
5.2同步时序逻辑电路的分析
5.2.1同步时序逻辑电路的分析方法
5.2.2常用同步时序逻辑电路
5.3同步时序逻辑电路的设计
5.3.1建立原始状态表
5.3.2状态表的化简
5.3.3状态分配
5.3.4求激励函数和输出函数
5.4VHDL时序电路的设计特点
5.4.1电路的时钟控制
5.4.2状态图的VHDL描述
5.5同步时序逻辑电路设计举例
5.6异步时序逻辑电路
5.6.1脉冲异步时序逻辑电路的分析
5.6.2脉冲异步时序逻辑电路的设计
5.7小结
5.8习题与思考题
第6章集成电路的逻辑设计与可编程逻辑器件
6.1常用中规模通用集成电路
6.1.1二进制并行加法器
6.1.2译码器和编码器
6.1.3多路选择器和多路分配器
6.1.4数值比较器
6.1.5奇偶发生/校验器
6.2半导体存储器
6.2.1概述
6.2.2随机读写存储器
6.2.3只读存储器
6.3可编程逻辑器件
6.3.1PLD概述
6.3.2可编程只读存储器
6.3.3可编程逻辑阵列
6.3.4可编程阵列逻辑
6.3.5通用阵列逻辑
6.4小结
6.5习题与思考题
第7章高密度可编程逻辑器件
7.1在系统可编程技术
7.2ISP器件的结构与原理
7.3在系统编程原理
7.3.1ISP器件编程元件的物理布局
7.3.2ISP编程接口
7.3.3ISP器件的编程方式
7.4FPGA器件
7.4.1FPGA的基本结构
7.4.2FPGA开发流程
7.4.3Altera低成本FPGA
7.4.4Xilinx XC4000系列FPGA
7.4.5XC4000系列FPGA的配置模式
7.5基于可编程逻辑器件的逻辑电路设计实验介绍
7.5.1实验环境
7.5.2基础实验举例
7.5.3多功能数字钟的设计实例
7.6小结
7.7习题与思考题
附录AVHDL基本语句及设计实例
A.1顺序语句
A.2并行语句
A.3属性描述与定义语句
A.4触发器的VHDL描述
A.5CPU基本部件设计举例
参考文献
关于我们
企业新闻
产品中心
图书
期刊
书目下载
分社导航
直属事业部
联系我们
+
扫描关注官方微博
扫描关注官方微信
访问量:
518867243
友情连接
版权所有(C)2023 清华大学出版社有限公司 京ICP备10035462号 京公网安备11010802042911号
联系我们 | 网站地图 | 法律声明 | 友情链接 | 盗版举报 | 人才招聘