第1章 概述1
1.1 实验须知1
1.2 实验报告要求2
第2章 QuartusII5.0基本使用方法3
2.1 概述3
2.2 设计流程3
第3章 实验任务7
3.1 基本组合逻辑功能模块7
3.1.1 实验要求7
3.1.2 设计原理8
3.1.3 实验步骤10
3.1.4 实验总结30
3.2 基本时序逻辑功能模块30
3.2.1 实验要求30
3.2.2 实验原理31
3.2.3 实验步骤33
3.2.4 实验总结38
3.3 组合逻辑电路设计39
3.4 时序逻辑电路设计40
3.5 实用电路设计41
第4章 设计实例45
4.1 模块调用45
4.1.1 用图形方式进行模块调用46
4.1.2 用Verilog HDL对已经设计好的模块进行调用47
4.2 用多个always语句实现49
4.3 有限状态机的使用50
4.4 LED显示53
4.4.1 静态显示53
4.4.2 动态显示53
4.5 键盘扫描54
第5章 常见问题57
5.1 编译时遇到的问题57
5.1.1 顶层文件设置不正确57
5.1.2 文本文件编译错误57
5.1.3 图形文件编译错误61
5.2 仿真时遇到的问题62
5.3 器件编程时遇到的问题66
第6章 综合实验平台使用说明69
6.1 综合实验平台简介69
6.2 综合实验平台的功能模块69
6.3 ALTERA UP3教学套件70
6.4 GX-EDA/SOPC综合实验平台基本组成71
6.4.1 电源模块71
6.4.2 输入模块72
6.4.3 输出模块74
参考文献79